10.3969/j.issn.1001-0548.2007.04.025
DF-FPDLMS自适应滤波器的可测性设计与测试
基于加法器的测试生成,提出了直接实现形式的细粒度流水线延迟最小均方自适应滤波器的一种可测性设计的测试方案.在测试模式下,该设计通过滤波器组成模块的分层隔离及由寄存器转化成的扫描链提高了可测性;通过复用部分寄存器和加法器避免或最小化了额外的测试硬件开销.该方法能在真速下高效地侦测到滤波器基本组成单元内的任意固定型组合失效,且不会降低电路的原有性能.
加法器、可测性设计、失效、滤波器、测试生成、乘法器
36
TN407(微电子学、集成电路(IC))
2007-10-22(万方平台首次上网日期,不代表论文的发表时间)
共4页
740-743