10.16157/j.issn.0258-7998.234404
基于流水线的RSA加密算法硬件实现
针对硬件实现高位RSA加密算法成本比较高的问题,在传统的基4蒙哥马利(Montgomery)算法上进行改进.首先引入CSA加法器快速完成大数的加法计算;然后在后处理上做优化,以减少每次蒙哥马利计算的大数个数;最后在计算RSA加密算法时加入了流水线,在并行执行RSA加密的条件下降低硬件资源的使用.在Xilinx XC7K410T系列的FPGA开发板上的实验结果表明,在保证加密速率的前提下,改进的RSA加密算法结构使用的硬件资源是原来并行结构的1/2,而且可以在更高的频率下工作.
RSA加密、蒙哥马利算法、FPGA硬件实现、流水线
50
TP039
湖北省教育厅科学技术研究计划青年人才项目;湖北省自然科学基金面上青年项目
2024-01-24(万方平台首次上网日期,不代表论文的发表时间)
共5页
66-70