10.16157/j.issn.0258-7998.223521
基于RISC-V架构的Spike缓存模型的设计和实现
使用基于精简指令集原则的指令架构(RISC-V)的指令集,针对现有Spike验证模型中的缓存写回功能的缺失问题,设计一种基于RISC-V指令集的现代超标量处理器缓存模型.基于现代高速缓存的基本原理,结合Spike验证模型,实现现代高速缓存的基本读写操作,并进行系统级芯片(SoC)环境下的仿真和验证,可作为微型电子芯片(IC)前端逻辑设计中的验证模型使用.该方案能够以较快的时间完成基于RISC-V指令集的大型SoC的设计与验证.
RISC-V、Spike、缓存模型
49
TN407(微电子学、集成电路(IC))
2023-07-21(万方平台首次上网日期,不代表论文的发表时间)
共7页
48-54