10.16157/j.issn.0258-7998.223046
基于RISC-V的AES密码加速引擎设计与验证
随着物联网技术的快速发展和物联网设备的广泛部署,信息安全问题日益凸显.密码是保障信息安全的关键核心技术,但传统的密码算法适配方案存在性能和灵活性难以兼顾的问题,提出了一种密码指令扩展方案在两者之间取得了很好的平衡.首先分析了 AES算法的运算环节,结合蜂鸟E203处理器架构,提出了密码指令扩展和加速引擎设计方案;接着进行了软硬件实现,构建了 RTL级仿真环境和FPGA板级验证环境;最后进行了实验验证和对比分析.实验结果表明,提出的方案在只增加接近2%的硬件资源的情况下可以取得约700%的加速比,具有较高的能效,可适用于在物联网等资源受限的场合.
RISC-V、密码指令扩展、加速引擎、信息安全
49
TN47(微电子学、集成电路(IC))
2023-03-08(万方平台首次上网日期,不代表论文的发表时间)
共6页
39-44