10.16157/j.issn.0258-7998.222962
自适应跨平台PSS中间件架构及开发
芯片工艺、规模不断在提升,所包含的功能越来越复杂.多核、多线程中央处理器(Central Processing Unit,CPU),多维度片上网络(Network on Chip,NoC),高速、高密度接口,各类外设等IP(Intellectual Property)集成在芯片上系统(System on Chip,SoC),使芯片开发阶段的仿真验证场景极其复杂,对芯片特别是SoC开发和验证完备性带来巨大挑战.当前在芯片开发领域,便携式测试和激励标准(Portable Test and Stimulus,PSS)是在UVM(Universal Verification Methodology)验证方法学基础上进一步解决随机化和跨平台的复杂组合场景定义和代码生成难题.但目前的PSS标准有一定局限,例如还不支持汇编语言,也无法自适应地调用不同型号、不同平台的验证IP(Verifica-tion IP,VIP)等,影响在芯片验证中全面部署PSS.提出一种新的验证平台(Verification Platform)架构,即在PSS场景模型和测试台(Testbench,TB)层之间实现一层中间件(Midware),支持自动生成汇编语言测试代码以及自适应地调用VIP和AVIP(Accelerated VIP)等,以充分发挥PSS高层场景建模的优势,实现芯片验证灵活、高效和完备性的统一.
芯片、PSS、中间件、验证、VIP
49
TN402(微电子学、集成电路(IC))
2023-02-21(万方平台首次上网日期,不代表论文的发表时间)
共6页
20-25