10.16157/j.issn.0258-7998.211551
HART调制解调芯片高速通信接口设计
针对当下工厂设备间设备量以及传输数据量庞大问题,设计了一种新型的HART调制解调芯片接口,通过AXI4总线接口代替传统的UART接口,加速HART调制解调芯片与CPU之间的通信速度.相比于URAT传统接口按位传输,AXI4总线接口可并行传输32位8个字节,数据传输速度可达到纳秒级别.通过AXI4总线模块与CPU的互联,实现结构功能配置与数据的交互.HART调制解调芯片高速通信接口设计基于FPGA平台进行原型验证,结果表明,该架构能有效识别HART通信协议,CPU与HART芯片数据交互达到纳秒级别,调制解调正确率高达100%,满足HART通信协议要求.
通信芯片架构、芯片互联、HART通信协议、通信接口
48
TN913.3
国家重点研发计划;河北省省级科技计划;河北省省级科技计划;河北省引智项目
2022-05-05(万方平台首次上网日期,不代表论文的发表时间)
共6页
6-11