10.16157/j.issn.0258-7998.211356
高速大容量DDR微系统过孔串扰研究
随着高速数字微系统中DDR总线信号传输速率与系统集成度的不断提高,过孔串扰问题成为影响系统信号完整性的不可忽视的因素之一.基于电磁耦合理论,通过建模仿真方法量化分析了过孔串扰的主要影响因素以及串扰噪声对信号质量的影响,在此基础上提出了过孔设计的主要原则以及减小串扰噪声的优化设计方法;介绍了一种正反面腔体结构系统级封装的信号处理微系统基板,结合JEDEC标准对DDR3总线进行了仿真分析与评估,通过以上方法优化过孔串扰大大改善了 DDR总线的信号完整性,验证了该方法的正确性与有效性.
过孔串扰;微系统;DDR;信号完整性
47
TN405.97(微电子学、集成电路(IC))
2021-12-01(万方平台首次上网日期,不代表论文的发表时间)
共5页
100-104