期刊专题

10.16157/j.issn.0258-7998.211411

自适应定阶的快速Burg算法设计与FPGA实现

引用
针对信号频谱分析的实时性要求,设计了一种适用于短序列的自适应定阶的快速Burg算法硬件加速电路.以FPGA为平台进行实验,将快速Burg算法与最终预测误差(Final Prediction Error,FPE)准则结合可做到自回归(Au-to-Regressive,AR)参数自适应定阶.实现了灵活控制的并行二级流水线结构和并行化计算单元,同时优化了存储单元,达到速度与面积的平衡.实验结果表明,该算法对短序列也能准确地估计信号频率,与Burg算法硬件实现方案的计算时间对比,该算法将运算时间降低了 75%,确实起到了加速作用,并且节省了内存空间,符合设计要求.

AR参数模型;Burg算法;快速Burg算法;FPGA;硬件加速

47

TN911.72;TN4

国家重点研发计划项目2020YFC2003304

2021-12-01(万方平台首次上网日期,不代表论文的发表时间)

共7页

62-67,72

暂无封面信息
查看本期封面目录

电子技术应用

0258-7998

11-2305/TN

47

2021,47(11)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn