10.16157/j.issn.0258-7998.211418
基于MIPI规范的从端D-PHY数字电路设计
基于MIPI D-PHY v1.1规范,提出了一种从端D-PHY数字电路设计,该从端D-PHY采用4通道实现.高速模式下,单通道数据传输速率最高支持1.5 Gb/s;低功耗模式下,通道0数据传输速率最高支持10 Mb/s.高速模式下,串行数据流的解串由模拟电路实现,解串后数据的帧头同步检测由数字电路实现;D-PHY引导码的检测以及低功耗模式下数据传输为异步通信,提出了一种异步时钟实现方式;采用SMIC 0.18 μm CMOS工艺库进行综合,典型工艺角下,整体电路的面积为95 061 μm2;整体功耗为4.291 mW,其中低功耗模式下功耗为231.3 μW.
MIPI;D-PHY;高速模式;低功耗模式;异步时钟
47
TN492(微电子学、集成电路(IC))
国家科技重大专项02专项2016ZX02301
2021-12-01(万方平台首次上网日期,不代表论文的发表时间)
共6页
33-38