10.16157/j.issn.0258-7998.200868
基于SystemVerilog的超高频RFID标签数字基带设计与研究
在ISO/IEC 18000-6C标准协议的基础上,对超高频射频识别(UHF RFID)标签数字基带的设计与实现展开研究.根据协议规定的标签数字基带的设计要求和指标,采用SystemVerilog分别对标签发送和接收基带进行建模,并给出基带中关键模块的理论推导和设计实现.SystemVerilog作为Verilog基础上拓展产生的硬件描述语言和验证语言,可以大幅度提高SoC设计的效率.最后使用Modelsim SE-64 10.4对标签数字基带设计进行仿真,结果表明该数字基带符合ISO/IEC 18000-6C协议要求,该设计为单芯片UHF RFID标签提供了设计参考.
ISO/IEC 18000-6C、SystemVerilog、通信链路、RFID、仿真验证
47
TN402(微电子学、集成电路(IC))
江苏省自然科学基金BK2012792
2021-06-07(万方平台首次上网日期,不代表论文的发表时间)
共5页
36-40