10.16157/j.issn.0258-7998.191337
一种基于Ring-VCO结构的宽频带低抖动锁相环的设计与实现
为了在高速传输系统中实现宽频带和低抖动时钟输出的要求,设计了一种基于Ring-VCO结构的低抖动锁相环,采用与锁相环锁定频率强相关的环路带宽调整方法来降低环路噪声,加速环路锁定,即利用全局参考调节电路中比较器模块将锁定控制电压与参考电压比较来改变各模块电流,根据不同锁定频率调整环路参数,大大缩短了锁定时间,同时利用四级差分环形振荡器和占空比调整电路的差分对称结构,降低了电路噪声.电路采用40 nm CMOS工艺实现,测试结果表明输出频率为1.062 5 GHz~5 GHz,在最高时钟频率5 GHz下眼图质量良好,时钟抖动39.6 ps.
锁相环、环形振荡器、宽频、低抖动
46
TN432(微电子学、集成电路(IC))
2020-06-02(万方平台首次上网日期,不代表论文的发表时间)
共5页
35-39