期刊专题

10.16157/j.issn.0258-7998.191070

基于脉动阵列的卷积计算模块硬件设计

引用
针对FPGA实现卷积神经网络中卷积计算的过程中,高并行度带来长广播、多扇入/扇出的数据通路问题,采用脉动阵列来实现卷积神经网络中卷积计算模块,将权重固定到每个处理单元中,并按照输入和输出特征图的维度来设置脉动阵列的大小,最后通过Vivado高层次综合实现卷积计算模块的硬件设计.实验结果表明,本设计在实现1级流水化时序要求的同时,具有较低的资源占用和良好的扩展性.

FPGA、脉动阵列、卷积计算、高层次综合

46

TN402;TP391.41(微电子学、集成电路(IC))

2020-04-10(万方平台首次上网日期,不代表论文的发表时间)

共5页

57-61

暂无封面信息
查看本期封面目录

电子技术应用

0258-7998

11-2305/TN

46

2020,46(1)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn