10.16157/j.issn.0258-7998.190047
一种基于可变相位累加器的全数字锁相环
提出了一种具有可变相位累加器电路结构的新型全数字锁相环.采用EDA技术完成了对该系统的设计,利用ModelSim软件对所设计的电路进行了系统仿真实验,并进行了硬件实验验证.实验结果表明,含有可变相位累加器构成的全数字锁相环可拓展系统环路的锁相范围,提高锁相频率,降低系统总功耗,并且不会增加FPGA芯片内部的逻辑资源.由于该锁相环内部信号的传递是并行传输,故可大大提高系统的锁相速度.该锁相环能够作为功能模块嵌入进电子系统芯片中,可广泛应用于通信、电子测量和自动控制等领域.
全数字锁相环、可变相位累加器、电子设计自动化、计算机仿真
45
TP274(自动化技术及设备)
湖南省教育厅重点项目资助14A119
2019-08-19(万方平台首次上网日期,不代表论文的发表时间)
共4页
71-74