10.16157/j.issn.0258-7998.180429
基于Vivado HLS的Canny算法实时加速设计
针对Canny边缘检测算法在实时图像处理过程中运算耗时长、数据运算量大的缺点,研究了利用VivadoHLS实现Canny边缘检测算法的硬件加速方法.该方法由FPGA的逻辑资源生成算法对应的RTL级硬件电路,实现算法硬件加速.实验结果表明,该方法能快速实时检测图像边缘,有效降低FPGA设计图像算法的难度,可以应用到实时视频图像处理中.
图像处理、Vivado HLS、边缘检测、硬件加速
44
TN911.73
2018-10-19(万方平台首次上网日期,不代表论文的发表时间)
共5页
59-62,66