10.16157/j.issn.0258-7998.172617
基于FPGA的VPX时间统一系统设计
IRIG-B时间码(B码)因其性能优越,实现和使用方法简单易行,被广泛应用于靶场时间信息传递和各系统的时间同步,成为时统设备首选的标准码型.但随着大规模集成电路和可编程技术的发展,以及靶场对时统设备的稳定性、精准性和集成度要求越来越高,原有的IRIG-B码时统设备已不能满足要求.为了解决这些问题,提出了一种基于FPGA的VPX时间统一系统设计方案.该方案具有可靠性高、集成度高、操作简单、功能拓展性强、体积小等优点,并具有更广泛的实际应用价值.
时统系统、FPGA、IRIG-B码
44
TN911
共用技术基金9140A20060315D266001
2018-01-24(万方平台首次上网日期,不代表论文的发表时间)
共4页
65-67,71