期刊专题

10.16157/j.issn.0258-7998.172617

基于FPGA的VPX时间统一系统设计

引用
IRIG-B时间码(B码)因其性能优越,实现和使用方法简单易行,被广泛应用于靶场时间信息传递和各系统的时间同步,成为时统设备首选的标准码型.但随着大规模集成电路和可编程技术的发展,以及靶场对时统设备的稳定性、精准性和集成度要求越来越高,原有的IRIG-B码时统设备已不能满足要求.为了解决这些问题,提出了一种基于FPGA的VPX时间统一系统设计方案.该方案具有可靠性高、集成度高、操作简单、功能拓展性强、体积小等优点,并具有更广泛的实际应用价值.

时统系统、FPGA、IRIG-B码

44

TN911

共用技术基金9140A20060315D266001

2018-01-24(万方平台首次上网日期,不代表论文的发表时间)

共4页

65-67,71

暂无封面信息
查看本期封面目录

电子技术应用

0258-7998

11-2305/TN

44

2018,44(1)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn