10.16157/j.issn.0258-7998.171981
高频数字抽取滤波器的设计
设计了采样频率为640MHz、过采样率为64的高频数字抽取滤波器.该数字抽取滤波器由CIC(Cascaded Integrator Comb)滤波器(降16倍)、CIC补偿滤波器(降2倍)和半带滤波器(降2倍)组成.为了实现高频工作,CIC滤波器采用两级结构,第一级采用多相分解技术,使大部分结构工作在较低时钟频率下,极大地降低了CIC的功耗,第二级采用传统结构.CIC补偿滤波器使信号通带平坦,半带滤波器满足了阻带的衰减要求.为了验证数字滤波器的性能,搭建了四阶前馈—反馈结构∑△调制器,作为数字抽取滤波器的输入,最终在输入信号频率为0.5 MHz时,数字抽取滤波器输出的信噪比为97.40 dB.
∑△调制器、数字抽取滤波器、CIC滤波器
43
TN911.72
光学信息技术科学教育部重点实验室南开大学开放基金资助项目2016KFKT003
2018-01-09(万方平台首次上网日期,不代表论文的发表时间)
共4页
25-28