10.16157/j.issn.0258-7998.2017.07.034
基于SOPC的交错APFC变换器设计
针对基于串行结构控制器(如MCU、DSP)设计的交错有源功率因素校正(APFC)变换器存在运行速度慢、动态特性差的问题,提出了一种基于SOPC技术控制的交错APFC变换器架构.该架构采用并行结构FPGA作为开发平台,以NiosⅡ软核处理器为核心,运行速度快,提升了系统的整体性能.文中设计了系统各模块的IP核,并构建了交错APFC变换器的SOPC系统.800 W的样机实验结果表明:该方案具有功率因素校正效果好、峰值限流能力强、动态响应速度快等优点.
串行结构、交错APFC、SOPC、并行结构
43
TM615(发电、发电厂)
国家自然科学基金61561007;贵州省科技厅基金黔科合LH字[2015]7054号;贵州省科技厅黔科合LH字[2015]7015号;遵义师范学院博士基金遵师BS201504号
2017-07-26(万方平台首次上网日期,不代表论文的发表时间)
共5页
135-139