10.16157/j.issn.0258-7998.2017.07.009
基于FPGA的CMOS相机实时数据处理设计
针对CMOS图像传感器输出的LVDS串行数据在传输过程中因数据无法对齐引起误码率升高,图像分辨率降低问题,提出一种基于现场可编程门阵列FPGA的CMOS相机实时数据处理研究方案.采用VHDL硬件语言,对数据处理进行模块化设计,确保高速数据的正确采样,减少误码产生.经软件仿真及实测表明:该方案设计合理,系统运行稳定可靠,解决了高分辨率图像在高速传输中的数据校正问题,输出的图像轮廓清晰、无斑点.
CMOS图像传感器、FPGA、数据校正、高分辨率
43
TN919.3
陕西省自然科学基础研究基金青年人才项目2014JQ7257;西安市工业应用技术研发项目CXY13493
2017-07-26(万方平台首次上网日期,不代表论文的发表时间)
共4页
36-39