10.16157/j.issn.0258-7998.2017.05.019
基于FPGA的小型化实时CMOS成像处理系统
针对成像处理系统的实时性和小型化的问题,设计了一种基于Cyclone ⅣV系列FPGA的CMOS数据采集处理系统,实现了图像的实时采集、处理和双通道输出;通过体系结构上的优化实现了系统的小型化设计.介绍了系统总体框架、硬件体系结构、FPGA功能模块以及图像预处理算法等.最后对系统进行了功能性实验,在满足双通道实时显示的情况下,可以实现图像增强等实时处理,表明该系统具有一定的实用价值.
成像处理系统、CMOS、FPGA、实时、小型化
43
TN919.3;TP274
2017-06-19(万方平台首次上网日期,不代表论文的发表时间)
共5页
78-81,85