10.16157/j.issn.0258-7998.2016.12.014
高速大容量记录仪的USB 3.0高速读数接口设计
针对当前USB 2.0已不能满足对高速大容量数据记录仪快速读数的要求,设计了一种基于USB 3.0的高速读数接口.系统以存储阵列构建的某高速大容量机载雷达数据记录仪为背景,USB 3.0采用Slave FIFO接口模式,以记录仪的FPGA为外部主控制器,在FPGA内部构建一个高速FIFO实现对存储数据的缓存与传输,最后通过USB 3.0接口高速传输至计算机.重点介绍了USB 3.0读数接口硬件及其固件程序和FPGA控制程序的设计,并采用GPIFDesigner Ⅱ及Quartus Ⅱ软件进行仿真与验证.实验结果表明,该USB 3.0接口速率可达120 MB/s,满足记录仪高速读取的要求.
USB 3.0、高速大容量、FPGA、Flash
42
TP334(计算技术、计算机技术)
2016-12-30(万方平台首次上网日期,不代表论文的发表时间)
共5页
54-57,61