期刊专题

10.16157/j.issn.0258-7998.2016.07.011

ATE测试中抖动对高性能ADC测试结果的影响与分析

引用
主要针对高速ADC测试技术进行研究,其时钟信号及输入模拟信号均需要输入非常“干净”即抖动很小的信号,从理论上分析了不同的时钟抖动在不同速率下对ADC测试结果的影响.实际使用ATE针对一款12位、105 MS/s高性能ADC进行测试,分别采用两种不同时钟抖动条件的模块提供时钟信号和输入模拟信号,对比两种情况下测得的ADC动态参数如SNR、SINAD、SFDR等测试结果,SNR测试结果在不同的频点约有2~5 dB的差异,验证了信号抖动对ADC测试结果带来了不可忽视的影响.

测试、抖动、模数转换器、信噪比

42

TN407(微电子学、集成电路(IC))

国家科技重大专项2014ZX02501

2016-07-29(万方平台首次上网日期,不代表论文的发表时间)

共4页

46-49

暂无封面信息
查看本期封面目录

电子技术应用

0258-7998

11-2305/TN

42

2016,42(7)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn