10.16157/j.issn.0258-7998.2016.06.019
体域网基带验证平台设计与实现
测试验证是SoC设计过程中的重要步骤,针对穿戴式体域网基带SoC在验证中的测试向量复杂、射频可靠性要求高、结果多样化等挑战,设计并实现了体域网基带测试验证平台.在硬件设计上,采用高集成度FPGA(Altera-Cyclone Ⅲ)、射频芯片(MAX2837)和混合信号前端芯片(MAX 19712),提高了系统的可靠性;在软件上,设计了体域网数据流状态机,对体域网基带自动加载多种速率的数据流,验证其对多种健康信息的服务质量(QoS).该验证平台已经针对自主开发的IEEE802.15.6基带进行了大量的测试验证工作,主要指标满足体域网基带芯片的验证需求,同时也可以扩展应用到其他近距离无线通信芯片的设计验证应用中.
无线体域网、SoC验证、IEEE802.15.6基带、状态机、服务质量
42
TM932
国家自然科学基金资助项目61303253,61502476
2016-06-30(万方平台首次上网日期,不代表论文的发表时间)
共4页
71-73,80