10.16157/j.issn.0258-7998.2016.06.012
多通道雷达数字接收机数字下变频设计
提出一种基于时分复用原理的双频段多通道数字接收机DDC模块的设计方法,并利用FPGA的数控振荡器和FIR滤波器的IP核完成了DDC模块的设计与实现.仿真结果表明,该设计实现了数字混频、抽取和滤波的功能,与其他设计方案对比表明,本方案有效地减少了FPGA资源的使用量,降低了硬件设计的复杂度,节约了硬件成本.
数字接收机、同时双频段、多通道、数字下变频、时分复用
42
TN957
国家高技术发展研究计划863计划2012AA091701;国家自然科学基金青年基金项目61401316
2016-06-30(万方平台首次上网日期,不代表论文的发表时间)
共4页
46-48,55