10.16157/j.issn.0258-7998.2016.02.002
基于双处理器系统的图形生成电路研究与应用
机载显示器分辨率越来越高,显示内容越来越复杂,这对图形生成电路提出了更高的要求.提出了一种基于双处理器系统的图形生成电路实现方法,以两片DSP处理器作为绘图核心,配合FPGA和SDRAM帧存构建硬件平台,由主DSP进行绘图任务分配,并将任务分配结果通过Linkport口传递给从DSP,主从DSP根据任务分配结果并行完成图形生成算法运算,从DSP通过Linkport口向主DSP发送图形数据,主DSP将图形数据写入SDRAM帧存中,配合FPGA对SDRAM进行乒乓操作完成图形数据的实时生成与显示.实验结果表明,该方法与单处理器方案相比,在功耗仅增加15%的情况下图形生成效率可提高53%以上,生成一幅1 024×768的EFIS电子飞行显示系统画面帧率可达86 f/s.
双处理器、图形生成电路、Linkport端口、绘图任务分配
42
V243.6(航空仪表、航空设备、飞行控制与导航)
国家863高技术研究发展计划2011AA110101
2016-05-17(万方平台首次上网日期,不代表论文的发表时间)
共5页
9-13