10.16157/j.issn.0258-7998.2015.06.003
基于FPGA的AXI4总线时序设计与实现
针对AXI4总线设备之间的高速数据传输需求,根据AXI4总线协议,设计实现了一种基于FPGA的AXI4总线读写时序控制方法.以FPGA为核心,采用VHDL语言,完成了满足AXI4总线协议的读猝发方式数据传输和写猝发方式数据传输时序控制模块的设计.利用FPGA内部嵌入式系统提供的高性能数据传输接口完成AXI4时序控制模块的功能验证.实际应用表明,依据提出的设计方法实现的读写时序控制模块能够满足AXI4总线协议规定的时序关系,实现数据的高速正确传输,总线数据传输速率能够达到1.09 GB/s.
AXI4总线、时序控制、FPGA
41
TP336(计算技术、计算机技术)
2015-07-08(万方平台首次上网日期,不代表论文的发表时间)
共4页
13-15,19