10.3969/j.issn.0258-7998.2014.10.013
基于降压DC转换器的误差放大器的设计
结合Buck型DC-DC转换器的工作原理,从系统的稳定性和响应速度要求出发,提出一种高性能误差放大器及环路补偿方案.该误差放大器具有高的共模抑制CMRR和高的电源抑制比PSRR.电路结构采用CSMC 0.5 μm BCD工艺,仿真结果表明,该误差放大器共模抑制比为106 dB,电源抑制比为129 dB,其性能良好,满足DC-DC转换器的系统需要.
误差放大器、DC-DC转换器、电流抵消技术、环路补偿
40
TN433(微电子学、集成电路(IC))
2014-11-03(万方平台首次上网日期,不代表论文的发表时间)
共3页
43-45