10.3969/j.issn.0258-7998.2014.04.001
一种基于多核嵌入式系统的TD-LTE同步校正方法
针对TD-LTE系统中同步性错误随机发生的问题,提出了一种通过ARM+ DSP+ FPGA平台的嵌入式系统实现帧号和原语的同步校正方法.该方法基于TD-LTE射频一致性测试仪表硬件平台,通过该嵌入式系统中ARM、DSP、FPGA间的协调工作,由GPMC模块通过帧号和原语两方面对系统同步性进行校正.在TD-LTE射频一致性测试仪表硬件平台中进行了验证,结果表明,该方法在实现帧号与子帧号同步校正的基础上明显提高了TD-LTE系统通信的稳定性.
LTE、嵌入式、ARM+DSP+FPGA、同步、校正
40
TN929.5
国家科技重大专项:TD-LTE射频一致性测试仪表开发2011ZX03001-002;长江学者和创新团队发展计划资助IRT1299;重庆市科委重点实验室专项经费
2014-10-24(万方平台首次上网日期,不代表论文的发表时间)
共4页
70-72,76