10.3969/j.issn.0258-7998.2014.02.015
2.45 GHz 0.18 μm CMOS高线性功率放大器设计
为了在更高的电源电压下工作,并便于匹配网络的设计,电路采用两级共源共栅架构.采用自偏置技术放宽功放的热载流子降低的限制并减小采用厚栅晶体管所带来的较差的射频性能.同时使用带隙基准产生一个稳定且独立于工艺和温度变化的直流基准.采用SMIC 0.18 μm RF CMOS工艺进行设计,该功率放大器的中心工作频率为2.45 GHz,并利用Cadence公司的spectreRF进行仿真.仿真结果显示,在3.3V工作电压下,最大输出功率为30.68 dBm,1dB压缩点处输出功率为28.21 dBm,功率附加效率PAE为30.26%.所设计的版图面积为1.5 mm×1 mm.
无线局域网、功率放大器、带隙基准、CMOS
40
TN432(微电子学、集成电路(IC))
2014-03-19(万方平台首次上网日期,不代表论文的发表时间)
共3页
46-48