10.3969/j.issn.0258-7998.2013.12.024
基于FPGA的雷达杂波速度谱图的实现方法
在雷达信号处理中,为了对低速运动杂波进行有效的抑制,研究了一种杂波速度谱图的建立方法.此杂波速度谱图的建立在FPGA中实现,通过对雷达实际回波数据在FPGA中的处理得到运动杂波速度图.实验结果表明,该方法设计出的杂波速度谱图与仿真结果一致,可以有效地抑制静止和慢速运动的杂波.并且由于超大规模可编程器件的高效处理能力,使其工程实现方便、灵活,具有很强的实用性.
运动杂波、杂波抑制、速度谱图、FPGA
39
TN957.51
2014-01-10(万方平台首次上网日期,不代表论文的发表时间)
共4页
49-51,54