10.3969/j.issn.0258-7998.2012.10.027
C波段宽带频率源及其测试系统设计
为了设计一个C波段宽带频率源,采用了基于锁相环配合宽带VCO的方法.该方法使用的PLL芯片为HMC702,VCO为HMC586,控制端采用FPGA写寄存器.频率源测试时采用PC串口转SPI协议的方法.实验结果显示,最差相位噪声为-88.2 dBc/Hz@10 kHz,杂散抑制度为-62.7 dBe,从4 GHz到6GHz的变频时间为20.6 μs.
频率源、锁相环、C波段、宽带、串口转SPI
38
TN911.8
2013-01-05(万方平台首次上网日期,不代表论文的发表时间)
共3页
85-87