10.3969/j.issn.0258-7998.2012.04.004
面向移动安全存储的密码SoC设计与实现
针对目前移动存储设备大量的失泄密事件,提出了一种适用于移动安全存储设备的密码SoC设计方案,并在FPGA开发板上进行了验证.该SoC集成自主设计的安全协处理器,能够支持多种密码算法.介绍了NAND Flash控制器的设计方案,并在此基础上提出了高速存取技术.基于FPGA的测试结果表明,该SoC能够有效完成多种密码操作,具有较高的数据吞吐率.基于SMIC 0.18 μm工艺综合后的结果显示,工作频率能够达到100 MHz,面积约为250万门.
SoC、NAND Flash、协处理器、安全存储、密码
38
TP343(计算技术、计算机技术)
2012-10-29(万方平台首次上网日期,不代表论文的发表时间)
共4页
10-12,15