10.3969/j.issn.0258-7998.2012.02.038
基于FPGA的NoC硬件系统设计
设计了基于FPGA的片上网络系统硬件平台.系统由大容量的FPGA、存储器、高速A/D与D/A、通信接口和一个扩展的ARM9系统组成.完成了集高速数字信号处理、视频编解码和网络传输功能与一体的多核系统设计.针对典型的3×3 2D Mesh结构的NoC系统应用进行了探讨,阐述了NoC系统设计过程中的关键技术,并使用SigXplorer软件对系统的信号完整性解决方案进行了PCB的反射与串扰仿真.
片上网络、信号完整性、验证平台、片上端接
38
TN47(微电子学、集成电路(IC))
2012-05-22(万方平台首次上网日期,不代表论文的发表时间)
共4页
117-119,123