10.3969/j.issn.0258-7998.2011.09.020
基于FPGA中断管理的研究及硬件化设计
为了满足嵌入式操作系统中实时性要求,提出了基于FPGA的中断管理方法.给出了中断管理模块的结构模型,并采用VHDL硬件描述语言将中断管理模块由硬件实现.针对中断请求和响应方式的不同特点,将其分为系统中断管理和用户中断管理,主要设计了中断源、中断嵌套和时钟节拍中断等管理的逻辑电路.通过仿真实验表明,该结构模型所采用的中断管理方法是正确的,提高了中断处理速度,可满足系统的实时性要求.
硬操作系统、中断管理、时钟节拍中断、FPGA
37
TP316.2(计算技术、计算机技术)
2012-02-21(万方平台首次上网日期,不代表论文的发表时间)
共4页
49-52