10.3969/j.issn.0258-7998.2011.06.020
基于IP核的数选式浮点矩阵相乘设计
本文根据数选式矩阵运算特点,结合低阶矩阵运算IP核,采用将IP核嵌入到数选矩阵中,同时添加浮点加法运算的方法,实现浮点矩阵相乘.在节省资源消耗的同时提升了系统性能,并将改进的浮点矩阵运算在FPGA中实现.仿真结果表明该设计可行,具有一定的实际意义和应用前景.
浮点矩阵相乘、嵌入式、IP核、现场可编程门阵列
37
TN47(微电子学、集成电路(IC))
2011-09-28(万方平台首次上网日期,不代表论文的发表时间)
共4页
52-55