10.3969/j.issn.0258-7998.2011.04.022
基于FPGA的实时中值滤波器硬件实现
针对高清图像在中值滤波预处理过程中排序量多、速度慢的特点,提出适合邻域图像并行处理机的分块存储方法.在流水线结构下,1个时钟周期可以并行处理32个3x3邻域的中值滤波运算,实现了高速、实时的1 920x1 080灰度图像中值滤波器.
高清视频监控、中值滤波器、邻域图像并行处理机、FIFO
37
TN911.73
2011-08-10(万方平台首次上网日期,不代表论文的发表时间)
共3页
58-60