10.3969/j.issn.0258-7998.2011.02.020
一种用于数字下变频的高阶分布式FIR滤波器及FPGA实现
设计了一种用于数字下变频的256阶分布式FIR滤波器.通过分析分布式FIR滤器结构给实现电路所需资源和运算速度带来的影响,确定了适用于Cyclone Ⅲ系列FPGA的实现结构.在Cyclone Ⅲ系列EP3C40F484C6N芯片上实现该算法并分析了资源消耗与电路速度.
FPGA、FIR滤波器、分布式算法
37
TN713+.7(基本电子电路)
2011-08-10(万方平台首次上网日期,不代表论文的发表时间)
共3页
57-59