专为可编程逻辑设计师提供的节能方案
随着政府实行更为严格的功耗规定,如何进一步降低待机功耗成为工程师设计过程中需要考虑的一个重要因素.现代可编程逻辑器件动态电流要求极低,并能在集成了一个低成本晶振后实现门控时钟网络,对降低电子产品的系统功耗有很大的使用价值.
待机功耗、PLD、ispMACH 4000ZE CPLD、门控时钟
TU8;TQ2
2011-05-16(万方平台首次上网日期,不代表论文的发表时间)
共3页
5-6,10
待机功耗、PLD、ispMACH 4000ZE CPLD、门控时钟
TU8;TQ2
2011-05-16(万方平台首次上网日期,不代表论文的发表时间)
共3页
5-6,10
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn