10.3969/j.issn.0258-7998.2010.07.024
基于FPGA的栈空间管理器的研究和设计
提出了一种将堆栈空间划分为任务栈和中断嵌套栈的设计结构,使堆栈空间最小化.采用VHDL硬件语言,在FPGA设备上模拟实现了具有自动检验功能的栈空间管理器.栈空间管理器由不同功能的逻辑模块组成,主要阐述了状态控制逻辑模块和地址产生逻辑模块的设计方法.
硬操作系统、任务栈、中断嵌套栈、FPGA
TP316.2(计算技术、计算机技术)
2011-05-16(万方平台首次上网日期,不代表论文的发表时间)
共4页
62-65