10.3969/j.issn.0258-7998.2010.04.032
基于NiosⅡ的视频采集与DVI成像研究及实现
采用FPGA作为视频采集控制和图像处理芯片,配置NioslI软核,在FPGA片内完成图像处理和图像显示控制,简化了硬件电路和软件程序的设计.在FPGA片内编写视频采集时序,并配置NioslI控制软核,模拟视频数据经视频解码芯片输出ITU-RBT.656格式数据送入FPGA,通过时序控制和NiosⅡ软核把视频解码数据依序存储在SSRAM中,并进行裁剪、交织、颜色处理.
图像采集、FPGA、NiosⅡ软核、ITU-RBT.656、DVI
36
TP274+2(自动化技术及设备)
2010-06-21(万方平台首次上网日期,不代表论文的发表时间)
共4页
22-25