10.3969/j.issn.0258-7998.2009.05.036
基于FPGA的改进型FIR滤波器的实现
利用分布式算法对FIR滤波器的硬件实现进行了探讨,在数乘累加的理论上,对分布式算法的串行、并行和拆分查找表法的FPGA硬件实现方法进行了研究.结合FPGA查找表结构,兼顾资源及运行速度的要求,用拆分查找表的方法设计了16阶8位常系数FIR滤波器,并在Quartus Ⅱ 5.0下进行仿真,仿真结果验证了该算法的有效性和实时性.
FPGA、分布式算法、拆分查找表、FIR滤波器
35
TN702(基本电子电路)
河北省自然科学基金
2009-06-24(万方平台首次上网日期,不代表论文的发表时间)
共4页
32-34,38