10.3969/j.issn.0258-7998.2009.04.032
有功电能计量IP核的设计
对有功电能计量的数学模型进行了分析,给出了相应的IP核实现模型,并详细讨论了CIC抽取滤波器、IIR高通滤波器、FIR低通滤波器、数字频率变换等模块的原理与设计.利用Simulink模型进行了仿真,用VHDL作为设计语言,在Quartusll软件下完成综合和仿真,并在Ahera公司的FPGA芯片Cyclonell EP2C35F484C8目标板上实现设计.
有功功率、FPGA、CIC抽取滤波器、DFC
35
TM921.5
北京市科技新星基金项目2006858
2009-05-25(万方平台首次上网日期,不代表论文的发表时间)
共4页
48-51