10.3969/j.issn.0258-7998.2008.12.032
基于FPGA的高分辨率全景图像处理平台
以FPGA为核心,利用其内部的Avalon总线技术,在SoPC Builder中将Flash和SRAM从外设及自己设计的两个DMA采集和DMA显示主外设集成到一个Avalon系统中,构建出基于FPGA的全景图像实时处理平台.结果证明,本系统可以完成对分辨率为2 048×2 048、15f/s的Camera Link接口全景图像的实时采集、存储并解算成适于观察的柱面图像,并以1 024×768的分辨率实时显示.
全景结算、Camera Link、Avalon总线、存储器
34
TP3;TN9
2009-03-13(万方平台首次上网日期,不代表论文的发表时间)
共5页
37-40,44