10.3969/j.issn.0258-7998.2007.06.021
自适应同步器的FPGA实现
提出了一种采用FPGA实现自适应同步器的设计.该同步器利用采样时钟与输入数据的周期特性,预测时钟与数据的相位关系,自适应地选择时钟上升沿或下降沿锁存,使数据变化避开时钟沿的亚稳态窗,降低出现亚稳态的概率.该同步器设计选用Xilinx公司的FPGA,应用Synplify综合工具和ISE提供的约束功能,仅用16个SLICE资源.
自适应同步器、亚稳态、FPGA
33
TP3(计算技术、计算机技术)
2007-07-16(万方平台首次上网日期,不代表论文的发表时间)
共3页
57-59