期刊专题

10.3969/j.issn.0258-7998.2007.04.022

主飞行仪表图形加速显示系统的FPGA设计

引用
针对主飞行显示仪对图形处理和显示的苛刻要求,采用基于仪器总线和扩展总线的高速阵列信号处理板的设计模式,提出了一种基于硬件加速的PFD图形显示设计方法.该方法实现了图形分层双缓存交替切换、图形填充、图形合成和多通道DMA像素引擎,提高了PFD图形生成和显示的实时性和可靠性.实践证明,该设计显著解决了PFD图形显示系统中的速度瓶颈.

主飞行显示仪、图形分层、图形填充、图形合成、FPGA

33

TP3(计算技术、计算机技术)

2007-05-21(万方平台首次上网日期,不代表论文的发表时间)

共3页

62-64

暂无封面信息
查看本期封面目录

电子技术应用

0258-7998

11-2305/TN

33

2007,33(4)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn