10.3969/j.issn.0258-7998.2007.04.022
主飞行仪表图形加速显示系统的FPGA设计
针对主飞行显示仪对图形处理和显示的苛刻要求,采用基于仪器总线和扩展总线的高速阵列信号处理板的设计模式,提出了一种基于硬件加速的PFD图形显示设计方法.该方法实现了图形分层双缓存交替切换、图形填充、图形合成和多通道DMA像素引擎,提高了PFD图形生成和显示的实时性和可靠性.实践证明,该设计显著解决了PFD图形显示系统中的速度瓶颈.
主飞行显示仪、图形分层、图形填充、图形合成、FPGA
33
TP3(计算技术、计算机技术)
2007-05-21(万方平台首次上网日期,不代表论文的发表时间)
共3页
62-64