10.3969/j.issn.0258-7998.2007.04.018
基于FPGA的微处理器内核设计与实现
设计了基于FPGA并与MCS-51单片机指令兼容的高效微处理器内核.本内核改进了传统MCS-51单片机的体系结构,使每个机器周期只需一个时钟周期,提高了指令的执行效率.同时增加了硬件看门狗及软件复位功能,提高了系统的可靠性和抗干扰能力.本内核通过了功能仿真并下载到FPGA中成功运行.
FPGA、微处理器内核、看门狗、MCS-51
33
TP3(计算技术、计算机技术)
2007-05-21(万方平台首次上网日期,不代表论文的发表时间)
共3页
47-49