10.3969/j.issn.0258-7998.2007.02.018
基于功耗限制的CMOS低噪声放大器最优化设计
分析了进行功耗限制条件下怎样得到低噪声放大器的最优噪声,并就阻抗匹配及小信号电压增益进行了详细讨论.介绍了采用0.25μm CMOS工艺设计的工作在2.4GHz频率下的全集成低噪声放大器.模拟结果表明,在2.4GHz工作频率下,低噪声放大器的功耗为16mW,正向增益S21可达15dB,反射参数S11、S22分别小于-23dB和-20dB,噪声系数NF为2.7dB,三阶互调点IIP3为-0.5dB.
低噪声放大器、功耗限制、噪声系数、阻抗匹配
33
TN7(基本电子电路)
南京邮电大学校科研和教改项目NY205026
2007-03-21(万方平台首次上网日期,不代表论文的发表时间)
共3页
53-55