10.3969/j.issn.0258-7998.2004.04.022
基于FPGA实现FIR滤波器的研究
针对在FPGA中实现FIR滤波器的关键--乘法运算的高效实现进行了研究,给出了将乘法化为查表的DA算法,并采用这一算法设计了FIR滤波器.通过FPGA仿真验证,证明了这一方法是可行和高效的,其实现的滤波器的性能优于用DSP和传统方法实现的FIR滤波器.最后介绍了整数的CSD表示和还处于研究阶段的根据FPGA实现的要求改进的最优表示.
FPGA DA FIR、滤波器、CSD
30
TP3;TN9
2004-08-18(万方平台首次上网日期,不代表论文的发表时间)
共3页
61-63