期刊专题

10.3969/j.issn.0258-7998.2002.08.002

换体DMA高速数据采集电路的CPLD实现

引用
介绍了换体DMA高速数据采集电路原理及其CPLD实现.用CPLD设计双端口RAM缓存、控制译码、时序逻辑电路,很好地解决了电路元件所占体积大、电路复杂、不能实现在线升级等问题,大大提高了系统的整体性能.

换体DMA CPLD、双端口RAM、在线升级

28

TP3(计算技术、计算机技术)

2004-01-08(万方平台首次上网日期,不代表论文的发表时间)

共3页

10-12

暂无封面信息
查看本期封面目录

电子技术应用

0258-7998

11-2305/TN

28

2002,28(8)

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn