10.14176/j.issn.1001-3474.2021.05.004
薄型SiP传感器封装平面度优化工艺
基于系统集成封装(System in Package,SiP)的传感器件广泛应用于消费电子产品,随着产品厚度日趋变薄以及功能不断提升,对封装产品的平面度提出了更高要求.分别从材料特性选择、基板平面度控制以及封装内部作用力优化三个方面进行平面度试验与工艺优化研究.结果 表明,选择CTE接近的保护盖和基板材料、增加真空吸附改善基板平面度、改变用胶量调整器件与基板间的相互作用力均可优化薄型SiP传感器封装的整体平面度.
薄型SiP;封装;传感器;平面度;工艺优化
42
TN605(电子元件、组件)
国家自然科学基金资助项目61774066
2021-09-29(万方平台首次上网日期,不代表论文的发表时间)
共4页
264-266,284