10.3969/j.issn.1674-2230.2015.06.017
RDRFR时钟抖动校正电路的研究与设计
介绍了一种可重构直接射频采样接收机(RDRFR),而射频采样时钟抖动是影响RDRFR性能的主要因素之一.为了去采样时钟抖动,对射频采样时钟抖动进行了分析与建模,在此基础上研究了去采样时钟抖动的可行性方法.利用相位调制解调的思想,给出了去抖动电路的设计.在模拟噪声环境的基础上,对上述设计进行了仿真.仿真结果表明在皮秒级抖动下,去抖动后的信号频谱可恢复到理想无抖动信号的95.3%.所述方法达到了比较好的去抖动效果,验证了该方法的有效性.
可重构、二次采样、时钟抖动、相位调制
30
TN957.5
2016-01-12(万方平台首次上网日期,不代表论文的发表时间)
共6页
77-82